Simulink在FPGA上實(shí)現(xiàn)無(wú)線通信接收機(jī)
主辦單位: | MathWorks, Inc. |
舉辦時(shí)間: | 2014年4月10日 上午10:00 CST |
舉辦地址: | 在線研討會(huì) |
關(guān)注次數(shù): | 0 |
報(bào)名網(wǎng)站: | https://www.mathworks.cn/company/events/webinars/wbnr89919.html?s_eid=PSM_7204 |

通過(guò)此次研討會(huì),您可以了解到如何利用Simulink建模無(wú)線通信系統(tǒng)中真實(shí)的環(huán)境損傷以及可對(duì)抗這些損傷的無(wú)線通信接收機(jī)。Simulink還能幫助您方便的將浮點(diǎn)算法轉(zhuǎn)化為定點(diǎn)算法,并利用HDL Coder自動(dòng)生成HDL代碼,在FPGA開發(fā)板上實(shí)現(xiàn)快速原型。FPGA可與Simulink聯(lián)合仿真更好的驗(yàn)證算法。
受益:
本次研討會(huì)MathWorks工程師將會(huì)演示如何用Simulink建模真實(shí)的無(wú)線通信系統(tǒng)中的信道和同步問(wèn)題,還會(huì)演示如何一步步在FPGA中實(shí)現(xiàn)算法。您將會(huì)了解到以下內(nèi)容:
- 在基帶模型中建模信道等真實(shí)的環(huán)境損傷;
- 設(shè)計(jì)同步算法等減輕環(huán)境損傷;
- 將浮點(diǎn)算法轉(zhuǎn)化為定點(diǎn)算法;
- 針對(duì)FPGA開發(fā)板自動(dòng)生成HDL代碼;
- 通過(guò)FPGA和Simulink聯(lián)合仿真驗(yàn)證算法設(shè)計(jì)
嘉賓介紹:
陳曉挺,MathWorks公司中國(guó)區(qū)高級(jí)應(yīng)用工程師,博士。曾在中科院上海微系統(tǒng)與信息技術(shù)研究所和華為從事通信系統(tǒng)研發(fā)工作,在通信系統(tǒng)設(shè)計(jì)、信號(hào)處理、嵌入式開發(fā)方面有豐富的經(jīng)驗(yàn)。
主題包括
HDL Coder
HDL Verifier
Communications System Toolbox
時(shí)長(zhǎng): 60:00