IDT推出針對無線基站射頻卡應(yīng)用的低噪聲計時芯片組
IDT 8V19N4xx 芯片組包括了JESD204B 相兼容的靈活的射頻鎖相環(huán)(RF PLL)和時鐘合成器,能滿足2G、3G 和4G LTE 無線基礎(chǔ)設(shè)施中高頻率和低相位噪聲的需求。通過采用IDT 已被驗證的FemtoClock? NG 技術(shù),這種低相位噪聲特性可使系統(tǒng)的模數(shù)和數(shù)模轉(zhuǎn)換器(ADCs/ DACs)實現(xiàn)高精度和低失真度的目標(biāo)。這也可提高信號傳輸完整性和信號接收靈敏度,并通過較低的比特錯誤率(BER)來增加數(shù)據(jù)吞吐量。此外,射頻信號路徑中噪聲的減少有助于基站開發(fā)者減少系統(tǒng)濾波器要求,從而降低成本和復(fù)雜性。
IDT 公司副總裁兼計時與同步部門總經(jīng)理Christian Kermarrec 表示:“我們意識到噪聲會對射頻信號鏈產(chǎn)生不良影響,并開發(fā)出了這款計時芯片組,為系統(tǒng)工程師提供新工具來解決這一問題。IDT 全新芯片組還具備多個關(guān)鍵特性,包括JESD 相兼容的時鐘功能,以及能夠方便與客戶特定架構(gòu)相整合的集成時鐘抖動衰減功能。
該新型計時器件不僅對我們行業(yè)領(lǐng)先的計時產(chǎn)品系列進行了補充,而且也擴充了其他產(chǎn)品,包括面向無線基礎(chǔ)設(shè)施應(yīng)用的性能領(lǐng)先的數(shù)據(jù)轉(zhuǎn)換器、數(shù)據(jù)壓縮、RapidIO 和射頻信號鏈產(chǎn)品。”
IDT 8V19N4xx 芯片組可以生成JESD204B 應(yīng)用所需的同步且高度可配置時鐘和SYSREF 信號。這就允許客戶采用一個具備高靈活度且高性價比的標(biāo)準(zhǔn)計時芯片,而非多個鎖相環(huán)、合成器和緩沖器。另外,該器件具有集成時鐘抖動衰減特性,可簡化系統(tǒng)設(shè)計,并通過支持低成本、低頻率的外部VCXO 來降低系統(tǒng)成本。
供貨
IDT 8V19N4xx 器件目前處于合格客戶送樣階段,采用標(biāo)準(zhǔn)的VFQFPN 封裝。射頻鎖相環(huán)和高頻合成器可同其他器件進行搭配,從而增加應(yīng)用中的靈活性。