-免費提供易用型軟件工具使PCI Express開發工作擺脫憑空猜測的困窘-
Silicon Labs(芯科科技有限公司,NASDAQ:SLAB)今日宣布推出一款免費的軟件工具,使工程師僅需通過幾次簡單的點擊操作就能夠輕松快速的從示波器數據文件中計算出PCI Express®(PCIe®)時鐘抖動結果,從而極容易驗證PCIe規范兼容性,且能減少系統開發時間。Silicon Labs的時鐘抖動計算工具是當前業界首款可用于PCIe 1.0、2.0、3.0、4.0規范的標準抖動計算器,免費提供給致力于開發廣受歡迎的PCIe架構應用的所有人員。該工具設計支持PCIe公共時鐘和分離時鐘架構,面向行業開放,并不僅限于使用Silicon Labs的時鐘產品。
Silicon Labs針對PCIe技術推出的抖動計算工具已經就緒,開發人員可以免費從下方鏈接下載:www.silabs.com/pcie-learningcenter。
自從十年前PCIe作為桌面PC的串行互聯接口誕生以來,PCIe標準已經發展逾三代,廣泛應用于刀片服務器、存儲、嵌入式計算、IP網關、工業系統和消費電子產品等。PCIe技術也已經用于FPGA和SoC設備,為系統內傳輸數據提供了靈活、高性能的數據傳輸方法。因為PCIe規范指定100MHz、±300ppm頻率穩定性的參考時鐘,但是一些FPGA和SoC設計內部可能會運行高達250MHz的參考時鐘頻率,這使得時鐘抖動評估成為關鍵的設計考慮。
PCIe技術中的濾波器掩碼和抖動計算在開發過程中經常被誤解。大多數示波器沒有配備必要的濾波器掩碼以獲得正確的PCIe時鐘抖動計算,這會產生“為什么測量結果和數據手冊規格不匹配”的困惑。開發人員經常報告PCIe抖動測量結果高于時鐘數據手冊規格,這是不正確的測量結果而非設計問題。作為PCIe時鐘產品的領先供應商,Silicon Labs公司創建了PCIe抖動計算工具來滿足這些需求,提供給硬件設計者一款可供下載的實用工具,以便迅速確定被測時鐘是否滿足PCIe抖動要求。
Silicon Labs針對PCIe技術推出的時鐘抖動計算工具具有直觀的圖形用戶界面,能夠引導開發人員僅需通過幾個簡單的步驟就能夠從示波器數據文件中計算出時鐘抖動。該工具包括PCI-SIG®為PCIe 1.0、2.0、3.0、4.0公共時鐘和分離時鐘參考架構而定義的所有濾波器掩碼,支持獨立的擴頻(SRIS)和非擴頻(SRNS)技術。用戶可以通過簡明易讀的摘要格式獲知抖動結果,無需憑猜測去工作,從而確保系統設計滿足PCIe規范并且有足夠的抖動容限。為了更加方便,用戶還可以把抖動計算結果保存為PDF文件以供將來參考。
在相關的新聞報道中,Silicon Labs已經宣布其時鐘發生器和緩沖器滿足PCIe 4.0規范要求。所有相關的產品數據手冊已經更新,以符合PCI Express基本規范4.0 rev 0.5。
Silicon Labs計時產品營銷總監James Wilson表示:“為了能簡化計時設計這項工作,我們開發時鐘抖動計算工具,使獲取PCIe抖動測量結果的工作能夠變得盡可能快速、容易、精確。作為提供給業界的一項服務,我們將這款極有助益的時鐘抖動計算器免費提供給所有從事與PCIe數據總線標準相關的開發人員,無論他們是采用哪一家時鐘IC供應商產品都可適用。”
關于Silicon Labs的計時產品
Silicon Labs提供全面的計時產品系列,包括晶體振蕩器、壓控晶體振蕩器、任意頻率任意輸出時鐘發生器、時鐘緩沖器、抖動衰減器、網絡同步器和PCIe Gen 1/2/3/4時鐘發生器和緩沖器。憑借專利技術的DSPLL和MultiSynth技術,Silicon Labs計時產品提供了最佳的抖動性能、頻率靈活性和集成度、最小的物料清單(BOM)成本,以及最低的時鐘生成和分發復雜度。為了幫助開發人員加快產品上市,Silicon Labs提供一系列易于使用的工具、快速便捷的定制流程、僅需兩周的極短樣片交貨時間(甚至是定制的產品)。
關于Silicon Labs
Silicon Labs公司(NASDAQ:SLAB)是物聯網、互聯網基礎設施、工業控制、消費電子和汽車等市場領域中的芯片、軟件和系統解決方案的領先提供商。我們解決電子行業各項難題,在性能、節能、互聯和簡約設計等方面為客戶帶來顯著優勢。Silicon Labs擁有世界一流的、具有卓越軟件和混合信號設計經驗的工程團隊,為設計人員提供把最初想法快速、簡便地轉化為最終產品所需的工具和技術。