安捷倫推出 ADS 可控阻抗線設(shè)計軟件 應(yīng)對芯片間連接設(shè)計挑戰(zhàn)
北京――安捷倫科技公司(NYSE: A)日前宣布推出 Agilent EEsof EDA 可控阻抗線設(shè)計軟件。該軟件產(chǎn)品可使用最重要的衡量指標(biāo),快速和精確地優(yōu)化多 Gbps 芯片間連接中板材的疊層設(shè)計及傳輸線的幾何結(jié)構(gòu)。
它將作為先進(jìn)設(shè)計系統(tǒng) 2014 版本的附件提供,采用了創(chuàng)新的方法進(jìn)行可控阻抗傳輸線設(shè)計。以前執(zhí)行此任務(wù)的工具只能對傳輸線特性(例如頻率響應(yīng))進(jìn)行優(yōu)化。在現(xiàn)代芯片間連接中,此衡量指標(biāo)由于未將端到端鏈路的整體效應(yīng)考慮在內(nèi),所以重要性已經(jīng)下降。最重要的是,它忽略了接收器中的均衡器特性。現(xiàn)在最重要的衡量指標(biāo)是均衡后眼圖開啟指標(biāo)。安捷倫可控阻抗線設(shè)計軟件與 ADS 中現(xiàn)有的通道仿真器相結(jié)合,可解決這一問題,使工程師能夠掃描布板前的設(shè)計參數(shù)(例如線路寬度),得到眼圖開啟指標(biāo)。
Agilent EEsof EDA 事業(yè)部高速數(shù)字設(shè)計產(chǎn)品經(jīng)理 Colin Warwick 表示:“這種新方法將引領(lǐng)傳輸線設(shè)計邁入多 Gb 時代。現(xiàn)代芯片 I/O 信號處理的全部意義就在于使您可以使用更低成本的材料,同時仍然使眼圖張開。工程師們能夠前所未有地輕松進(jìn)行交互設(shè)計和指標(biāo)權(quán)衡。”
安捷倫將于 1 月 28 日至 31 日在圣克拉拉市舉行的 DesignCon 2014 展會(201 展位)上首次演示可控阻抗線路設(shè)計軟件以及其他高速數(shù)字解決方案。
關(guān)于 Agilent EEsof EDA 軟件
Agilent EEsof EDA 是業(yè)界頂尖的電子設(shè)計自動化軟件供應(yīng)商,其 EDA 軟件適用于微波、射頻、高頻、高速數(shù)字射頻系統(tǒng)、電子系統(tǒng)級產(chǎn)品、電路、三維電磁場、物理設(shè)計和器件建模等應(yīng)用。
關(guān)于安捷倫科技